مقالات ترجمه شده مهندسی کامپیوتر و IT گرایش سخت ‌افزار

لیست مقالات ترجمه شده مهندسی کامپیوتر و IT گرایش سخت ‌افزار به شرح زیر است؛ همچنین می توانید از بخش جستجوی پیشرفته اقدام به یافتن مقالات ترجمه شده مهندسی کامپیوتر و IT گرایش سخت ‌افزار نمایید.

یک پروتکل مسیریابی آگاه از انرژی و اجتناب‌کننده از حفره برای شبکه‌های حسگر زیر آب
Implementation of Low Power 8-Bit Multiplier using Gate Diffusion Input Logic
پیاده‌سازی ضرب کننده 8 بیتی توان پایین با استفاده از منطق ورودی گیت نفوذی
Lighting the Dark Silicon by Exploiting Heterogeneity on Future Processors
روشن سازی سیلیکون تیره با بهر گیری از ناهمگنی در پردازنده‌های آینده
TSV-to-TSV inductive coupling-aware coding scheme for 3D Network-on-Chip
طرح کدینگ آگاه از کوپلینگ القایی TSV به TSV برای شبکه روی تراشه‌ی سه بعدی
A Novel 3D T/R Module With MEMS Technology
یک ماژول 3D T/R جدید با استفاده از تکنولوژی MEMS
Use NVIDIA CUDA technology to create genetic algorithms with extensive population
استفاده از تکنولوژی NVIDIA CUDA برای ایجاد الگوریتم ژنتیک با جمعیت گسترده
Analysis of the Radio Propagation Model at RFID Applications
تحلیل مدل انتشار رادیوئی، در اپلیکیشن های RFID
A Dual-Purpose Real/Complex Logarithmic Number System ALU
سیستم عددی لگاریتمی مرکب/صحیح با هدف دو گانه ALU
Increasing Processor Performance by Implementing Deeper Pipelines
افزایش کارایی پردازنده با پیاده سازی خطوط لوله ای عمقی تر
Multi-Valued Logic Applications in the Design of Switching Circuits
کاربردهای منطقی چند ارزشی در طراحی مدارات سوئیچینگ
GCMR: A GPU Cluster-Based MapReduce Framework for Large-Scale Data Processing
GCMR: چارچوب MapReduce مبتنی بر خوشه GPU برای پردازش داده در مقیاس بزرگ
ACCURACY ANALYSIS OF KINECT DEPTH DATA
آنالیز دقت و صحتِ داده های عمقی Kinect
Analysis of the Task Superscalar architecture hardware design
آنالیز معماری سوپراسکالار(فوق عددی) وظیفه طراحی سخت افزار
Contention-aware task and communication co-scheduling for network-on-chip based Multiprocessor System-on-Chip
Implementation of Ternary Logic Gates using CNTFET
پیاده سازی گیت های منطق سه گانه با استفاده از CNTFET ها
Analysis of Low Power, Area- Efficient and High Speed Fast Adder
تحلیل جمع کننده کم مصرف، پرسرعت و با فضای کارآمد
A SMART HOME SYSTEM BASED ON SENSOR TECHNOLOGY
سیستم خانه هوشمند مبتنی بر تکنولوژی سنسور
Design of a ternary static memory cell using carbon nanotube-based transistors
Design of SHA-1 Algorithm based on FPGA
طراحی الکوریتم SHA-1 بر مبنای FPGA
RFID radio channel performance analysis
تحلیل کارائی کانال رادیوئی RFID
Structure of Printable Electronic Paper and Analysis of Response Time
ساختار کاغذ الکترونیکی قابل چاپ و تجزیه و تحلیل زمان پاسخ
A Parallel Selection Sorting Algorithm on GPUs Using Binary Search
الگوریتم مرتب سازی انتخاب موازی در GPUها با استفاده از جستجوی دودویی (باینری)
Virtualization Technology and its Impact on Computer Hardware Architecture
تکنولوژی مجازی سازی و تاثیر آن در معماری سخت افزار کامپیوتر
An Area Efficient 64-bit Square Root Carry-select Adder for Low Power Applications
جمع کننده گزینش رقم نقلی ریشه توان دوم 16 بیتی با سطحی کارآمد برای کاربردهای کم مصرف
Design and VHDL Modeling of All-Digital PLLs
طراحی و مدل سازی VHDL PLLهای تمام دیجیتال
An Algorithm for Traffic Analysis Using RFID Technology
الگوریتمی برای تحلیل ترافیک، با استفاده از تکنولوژی RFID
Very Low Power Microprocessor Cell: Design, Fabrication and Test
سلول های بسیار کم مصرف در ریزپردازنده ها: طراحی، تولید و تست
An Efficient Baugh-Wooley Multiplication Algorithm for 32-bit Synchronous Multiplication
الگوریتم ضرب Baugh- Wooley کارآمد برای ضرب سنکرون 32 بیتی
Performance Evaluation of Wireless NoCs in Presence of Irregular Network Routing Strategies
ارزیابی کارآیی NoCهای بی سیم در حضور استراتژی های مسیریابی شبکه ی نامنظم

Skip Navigation Links