دانلود مقاله ترجمه شده تحلیل و طراحی اپ امپ CMOS دو طبقه 180 نانومتری با استفاده از تکنیک جبرانسازی میلر


چطور این مقاله مهندسی برق را دانلود کنم؟

فایل انگلیسی این مقاله با شناسه 2004640 رایگان است. ترجمه چکیده این مقاله مهندسی برق در همین صفحه قابل مشاهده است. شما می توانید پس از بررسی این دو مورد نسبت به خرید و دانلود مقاله ترجمه شده اقدام نمایید

قیمت :
615,000 ریال
شناسه محصول :
2004640
سال انتشار:
2015
حجم فایل انگلیسی :
459 Kb
حجم فایل فارسی :
2 مگا بایت
نوع فایل های ضمیمه :
Pdf+Word
کلمه عبور همه فایلها :
www.daneshgahi.com

عنوان فارسي

تحلیل و طراحی اپ امپ CMOS دو طبقه 180 نانومتری با استفاده از تکنیک جبرانسازی میلر

عنوان انگليسي

Analysis and Design of a Two Stage CMOS OP-AMP with 180nm using Miller Compensation Technique

نویسنده/ناشر/نام مجله

International Journal on Recent and Innovation Trends in Computing and Communication

این مقاله چند صفحه است؟

این مقاله ترجمه شده مهندسی برق شامل 6 صفحه انگلیسی به صورت پی دی اف و 17 صفحه متن فارسی به صورت ورد تایپ شده است

چکیده فارسی


چکیده

  با روند روبه  رشد مداوم  بسوی  کاهش ولتاژ منبع و کاهش طول کانال ترانزیستور، طراحی مدارات مجتمع  آنالوگ با کارایی بالا مانند تقویت کننده عملیاتی  در CMOS (نیمه هادی اکسید فلز مکمل)، تکنولوژی مهم تر می شود. در این مقاله تقویت کننده عملیاتی CMOS دو طبقه (اپ امپ) با استفاده از تکنیک جبرانسازی میلر طراحی شده است که در ولتاژ 2.5 ولت عمل می‌کند. تکنیک جبرانسازی میلر با دو روش (رویکرد) به کار برده می‌شود، روش اول  از خازن جبرانساز میلر تنها استفاده می‌کند در حالیکه روش دوم خازن جبرانساز میلر تنها را که با مقاومت Nulling (خنثی ساز) سری شده است را استفاده می‌کند. برای افزایش حاشیه فاز که پایداری سیستم را نشان می‌دهد، یک روش جدید با کمک روش دوم پیشنهاد شده است. شبیه سازی با استفاده از پروسه CMOS 180 نانومتری TSMC انجام شده است و طراحی در  Tanner EDA انجام گرفته است.

CMOS حاشیه فاز تقویت کننده عملیاتی CMOS دو طبقه ابزار Tanner EDA :کلمات کلیدی

چکیده انگلیسی


Abstract

With the continuous growing trend towards the reduced supply voltage and transistor channel length, designing of high performance analog integrated circuits such as operational amplifier in CMOS (complementary metal oxide semiconductor) technology becomes more critical. In this paper the two stage CMOS Operational amplifier (op-amp) has been designed using miller compensation technique which operates at 2.5V. Miller compensation technique has been employed with two approaches, first is using single miller compensation capacitor whereas second approach uses single miller compensation capacitor in series with nulling resistor. To achieve increased phase margin which indicate stability of a system, new design has been proposed with the help of second approach. The simulation was performed using TSMC 180nm CMOS process and design has been carried out in tanner EDA tool

Keywords: CMOS Phase margin Two stage CMOS operational amplifier Tanner EDA Tool
Skip Navigation Linksصفحه اصلی > دپارتمان ها > دپارتمان فنی و مهندسی > مهندسی برق > مقاله های مهندسی برق و ترجمه فارسی آنها > تحلیل و طراحی اپ امپ CMOS دو طبقه 180 نانومتری با استفاده از تکنیک جبرانسازی میلر
کتابخانه الکترونیک
دانلود مقالات ترجمه شده
جستجوی مقالات
با انتخاب رشته مورد نظر خود می توانید مقالات ترجمه شده آن رو به صورت موضوع بندی شده مشاهده نمایید