دانلود مقاله ترجمه شده ارائه ی یک جمع کننده ی پرسرعت و کم قدرتِ جدید برای ارقامِ باینریِ باعلامت


چطور این مقاله مهندسی کامپیوتر و IT را دانلود کنم؟

فایل انگلیسی این مقاله با شناسه 2008508 رایگان است. ترجمه چکیده این مقاله مهندسی کامپیوتر و IT در همین صفحه قابل مشاهده است. شما می توانید پس از بررسی این دو مورد نسبت به خرید و دانلود مقاله ترجمه شده اقدام نمایید

قیمت :
800,000 ریال
شناسه محصول :
2008508
سال انتشار:
2012
حجم فایل انگلیسی :
124 Kb
حجم فایل فارسی :
312 کیلو بایت
نوع فایل های ضمیمه :
Pdf+Word
کلمه عبور همه فایلها :
www.daneshgahi.com

عنوان فارسي

ارائه ی یک جمع کننده ی پرسرعت و کم قدرتِ جدید برای ارقامِ باینریِ باعلامت

عنوان انگليسي

A Novel High-Speed Low-Power Binary Signed-Digit Adder

نویسنده/ناشر/نام مجله

16th CSI International Symposium on Computer Architecture and Digital Systems

این مقاله چند صفحه است؟

این مقاله ترجمه شده مهندسی کامپیوتر و IT شامل 5 صفحه انگلیسی به صورت پی دی اف و 13 صفحه متن فارسی به صورت ورد تایپ شده است

چکیده فارسی

چکیده

یکی از مهمترین عملیات محاسباتی، محاسبات دیجیتال است. بهینه سازی سرعت جمع­ کننده ­ها و همچنین قدرت و ناحیه­ ی تحت پوشش آنها، یک کار چالش برانگیز است. برای این منظور، سیستم­ های بی­شماری در بخش ادبیات پژوهشی ارائه شده است. در این مقاله ما افزونه­ ی جدیدی را برای جمع ­کننده ­­ی باینری پیشنهاد می­کنیم که برای جمع کردنِ ارقامِ باعلامت از آن استفاده می­شود. این جمع­ کننده نه تنها عملوندهای ورودی را کدگذاری می­کند بلکه همچنین از ساختار یک جمع­ کننده­ ی کارآمد جدید نیز بهره می­برد. با استفاده از این تکنیک ما می­توانیم جمع ­کننده­ های کم قدرتی را تولید کنیم که با سرعت بالا، قادر به جمعِ ارقام با علامت می­باشند. مقایسه­ ها نشان می دهد که کاهش قدرت و کاهش سطح، هر دو در FPGA و طراحیِ ابزار دیدِ Synopsys تاثیر دارند.

1-مقدمه

عملیات جمع نقش مهمی را در عملیات محاسبات دیجیتال مانند ضرب و تقسیم ایفا می­کند. با این حال، انتشار رقم نقلی، مسئله مهمی است که علاوه بر عملیات به طول عملوند نیز بستگی دارد. نتیجه­ ی این مورد بیشتر در مدارهای پیچیده­ تر و کم­ سرعت قابل مشاهده می­باشد.

با استفاده از بازنمایی­ های بیش از حد مانند، رقمِ علامت­دارِ باینری (BSD) و سیستم های اعداد رقمیِ علامت دارِ مبنای بالا، می­توانیم در عملیات محاسباتی، انتشار رقم نقلی را حذف نماییم [1-3]. به­منظور سازماندهیِ جمع ­کننده­ های زمان ثابت از بازنمایی BSD استفاده می­شود؛ زیرا در بازنمایی BSD از عملیات جمع بدون رقم نقلی و همچنین طرح منظم VLSI استفاده می­شود. بازنمایی­ های افزونه نیز دارای مزایایی در سیستم عددی باقی مانده می­باشند [4-8]. بنابراین، مهم است که از یک کدگذاری مناسب و طراحی کارآمد برای جمع BSD استفاده کنیم...


 

جمع کننده ارقامِ باینریِ باعلامت :کلمات کلیدی

چکیده انگلیسی

Abstract

Addition  is  one  of  the most  important  arithmetic operations in digital computation. Optimization of adders’ speed, power,  and  area  is  a  challenging  task.    To  this  end,  redundant number  system  has  been  proposed  in  the  literatures.  In  this  paper,  we  propose  a  new  redundant  binary  signed-digit  adder that  not  only  utilizes  specific  encoding  for  the  input  operands,  but also uses a new efficient adder structure. Using this technique  we  can  generate  low  power  signed  digit  adders  that  perform fast  additions. The  comparisons show delay, power and area reduction both on FPGA and Synopsys Design Vision tool.

Keywords: Redundant addition binary signed digit number system
Skip Navigation Linksصفحه اصلی > دپارتمان ها > دپارتمان فنی و مهندسی > مهندسی کامپیوتر و IT > مقاله های مهندسی کامپیوتر و IT و ترجمه فارسی آنها > ارائه ی یک جمع کننده ی پرسرعت و کم قدرتِ جدید برای ارقامِ باینریِ باعلامت
کتابخانه الکترونیک
دانلود مقالات ترجمه شده
جستجوی مقالات
با انتخاب رشته مورد نظر خود می توانید مقالات ترجمه شده آن رو به صورت موضوع بندی شده مشاهده نمایید